MD223D在同樣單片機芯片上集就成了3個高速的路11數字模改變器(DAC)。沒個DAC集成型其自已的22:11(1一工作區的2:1)導入多路多路重復使用器。3個DAC的采集率不少于能能高于3.2 Gsps。DAC的模擬網輸出能能在很正常持續經營機制(針對首位個奈奎斯特股票k線)或請收藏本站到零經營機制(針對首位、第2和最后個奈奎斯特股票k線)方法之間來抉擇。相結合可抉擇的濾波器,能能行之有效地產生了從直流電壓到最后奈奎斯特股票k線的超長帶大數據文件信號。差總分詞大數據文件導入接口方式為LVDS、LVPECL和CML兼容。此后沒個DAC的22對差總分據導入被多路多路重復使用到2倍的時速,沒個DAC的1一高速的路大數據文件位被鎖存和識別碼以驅動器DAC輸出級。沒個DAC具備著50 W輸出反向的方式給回手持終端,可出具互補原理輸出。出具除了4石英鐘的LVDS輸出和采集相位抉擇(SEL1和SEL2),以簡化版相針對導入大數據文件的采集相位的對齊。針對是需要數個一起MD223D的平臺技術應用,出具打了個兩個校準功用,以在同樣采集關鍵期初始化大多數MD223D。