HMC685LP4E/HMC685LP4ETR高靜態的范圍一體化LO變大器 ADI外盤
分享日期:2018-07-05 11:41:27 挑選:2117
HMC685LP4(E)不是款高動圖依據無源MMIC混頻器,整合LO增加器,用于4x4 SMT QFN封裝形式,本職工作頻帶寬度為1.7 - 2.2 GHz。 LO驅動下載為0 dBm時,3G和4G GSM/CDMA適用可領取+32 dBm的精湛讀取IP3下直流變頻性。 用于1 dB (+27 dBm)解壓縮時,RF接口鼓勵所有讀取數據電平。 變換耗損具代表性臨界值8 dB。 DC至500 MHz的IF頻帶寬度崩潰就能夠足夠GSM/CDMA釋放出或接受到頻帶寬度建設規劃的要求。 HMC685LP4(E)與HMC684LP4(E)引腳兼容,二者不是款整合LO增加器的700 - 1,000 MHz混頻器。
|
品牌
|
型號
|
描述
|
貨期
|
庫存
|
|
ADI
|
HMC685LP4E
HMC685LP4ETR
|
集成LO放大器的BiCMOS混頻器,1.7 - 2.2 GHz
|
現貨
|
158
|
HMC685LP4應用
-
蜂窩/3G和LTE/WiMAX/4G
-
基站和中繼器
-
GSM、CDMA和OFDM
-
發射機和接收機
HMC685LP4優勢和特點
-
高輸入IP3:+35 dBm
-
8 dB轉換損耗(0 dBm LO)
-
針對低端LO輸入優化
-
可調電源電流
-
上變頻和下變頻應用
-
24引腳4x4mm SMT封裝:16mm2
HMC685LP4結構圖
